26,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
payback
13 °P sammeln
  • Broschiertes Buch

A dissipação de energia é reconhecida como um parâmetro crítico no campo VLSI moderno. Para produzir bens electrónicos de consumo com mais backup e menos peso, é necessária uma concepção das ISPV de baixa potência. A crescente velocidade e complexidade das concepções actuais implica um aumento significativo no consumo de energia dos chips de integração em muito grande escala (ISPV). A multiplicação é uma parte importante das aplicações de processamento de sinais digitais em tempo real (DSP) que vão desde a filtragem digital ao processamento de imagens. A Spurious Power Suppression Technique…mehr

Produktbeschreibung
A dissipação de energia é reconhecida como um parâmetro crítico no campo VLSI moderno. Para produzir bens electrónicos de consumo com mais backup e menos peso, é necessária uma concepção das ISPV de baixa potência. A crescente velocidade e complexidade das concepções actuais implica um aumento significativo no consumo de energia dos chips de integração em muito grande escala (ISPV). A multiplicação é uma parte importante das aplicações de processamento de sinais digitais em tempo real (DSP) que vão desde a filtragem digital ao processamento de imagens. A Spurious Power Suppression Technique (SPST) utiliza um circuito lógico de detecção para detectar a gama efectiva de dados das unidades aritméticas.
Autorenporträt
Dr.S.Gopalakrishnan, M.E, Ph.D., professeur adjoint, département de l'ECE, CMR College of Engineering &Technology, Hyderabad, Telangana-501401, Inde. Mme G.Sasi,B.E,M.E.,Professeur adjoint,Département de l'ECE,PSNA College of Engineering &Technology,Dindigul, Tamilnadu-624622, Inde.