29,99 €
Statt 42,95 €**
29,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar
payback
0 °P sammeln
29,99 €
Statt 42,95 €**
29,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar

Alle Infos zum eBook verschenken
payback
0 °P sammeln
Als Download kaufen
Statt 42,95 €****
29,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar
payback
0 °P sammeln
Jetzt verschenken
Statt 42,95 €****
29,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar

Alle Infos zum eBook verschenken
payback
0 °P sammeln
  • Format: PDF

Diplomarbeit aus dem Jahr 2011 im Fachbereich Informatik - Technische Informatik, Note: 1,0, Johann Wolfgang Goethe-Universität Frankfurt am Main, Sprache: Deutsch, Abstract: In dieser Arbeit werden bereits existierende Verfahren zur Isomorphieprüfung analoger Schaltungen untersucht und weiterentwickelt, sodass eine erhebliche Geschwindigkeitszunahme erreicht wird. Im Rahmen des Forschungsprojektes "Syntheseunterstützter Entwurf analoger Schaltungen" (SyEnA) wurde in der Professur für Entwurfsmethodik ein Verfahren zur konstruktiven Topologiesynthese entwickelt. Das Projekt befasst sich mit…mehr

Produktbeschreibung
Diplomarbeit aus dem Jahr 2011 im Fachbereich Informatik - Technische Informatik, Note: 1,0, Johann Wolfgang Goethe-Universität Frankfurt am Main, Sprache: Deutsch, Abstract: In dieser Arbeit werden bereits existierende Verfahren zur Isomorphieprüfung analoger Schaltungen untersucht und weiterentwickelt, sodass eine erhebliche Geschwindigkeitszunahme erreicht wird. Im Rahmen des Forschungsprojektes "Syntheseunterstützter Entwurf analoger Schaltungen" (SyEnA) wurde in der Professur für Entwurfsmethodik ein Verfahren zur konstruktiven Topologiesynthese entwickelt. Das Projekt befasst sich mit der Erarbeitung von innovativen Methoden zur Automatisierung des analogen Schaltungsentwurfs. Dieses ermöglicht die automatische Generierung von Schaltungen auf Transistorebene. Während des Generierungsprozesses besteht die Notwendigkeit auszuschließen, dass innerhalb des definierten Designraumes Schaltungen doppelt oder mehrfach generiert werden und somit überflüssige Überprüfungen dieser Schaltungen in weiteren Entwicklungsschritten folgen. Solche Schaltungen lassen sich durch Isomorphieprüfung eliminieren.

Dieser Download kann aus rechtlichen Gründen nur mit Rechnungsadresse in A, B, BG, CY, CZ, D, DK, EW, E, FIN, F, GR, HR, H, IRL, I, LT, L, LR, M, NL, PL, P, R, S, SLO, SK ausgeliefert werden.