31,95 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
payback
0 °P sammeln
  • Broschiertes Buch

Diese Arbeit beschäftig sich mit einer parallelen Prozessorarchitektur nach dem Multiple Instruction Multiple Data (MIMD) Prinzip. Es gibt mehrere Funktionseinheiten die simultan Befehle ausführen können. Die Funktionseinheiten sind untereinander vernetzt, sodass Operanden eine Reihe von Funktionseinheiten durchlaufen können. Demzufolge gibt es mehrere Instruktionen (Befehlswörter) pro Takt - für jede FU ein Befehlswort. Es handelt sich um das Very Long Instruktion Word (VLIW) Konzept. In dieser Arbeit wird ein Kompressionsverfahren für diese Befehlswörter entwickelt. Dabei werden auf…mehr

Produktbeschreibung
Diese Arbeit beschäftig sich mit einer parallelen Prozessorarchitektur nach dem Multiple Instruction Multiple Data (MIMD) Prinzip. Es gibt mehrere Funktionseinheiten die simultan Befehle ausführen können. Die Funktionseinheiten sind untereinander vernetzt, sodass Operanden eine Reihe von Funktionseinheiten durchlaufen können. Demzufolge gibt es mehrere Instruktionen (Befehlswörter) pro Takt - für jede FU ein Befehlswort. Es handelt sich um das Very Long Instruktion Word (VLIW) Konzept. In dieser Arbeit wird ein Kompressionsverfahren für diese Befehlswörter entwickelt. Dabei werden auf notwendige Modifikationen in Software und Hardware eingegangen. Zuerst wird der theoretische Entwurf diskutiert. Anschließend wird eine Realisierung an der Beispiel Architektur implementiert, wobei der Nutzen dem Aufwand gegenübergestellt wird. Zuletzt wird im Ausblick auf weiterführende Möglichkeiten eingegangen.
Autorenporträt
wurde am 17. November 1988 im Berliner Einzugsbereich geboren und verfasste diese Arbeit im Zuge seines Studiums an der angesehenen Technischen Universität Berlin. Seinen Schwerpunkt setzt er in verteilte und eingebettete Systeme im Bereich der technischen Informatik. Eine Anstellung als Werkstudent diente ihm als Einstieg in das Forschungsthema.