
Taille optimale du tampon de réorganisation pour implémenter l'ILP dans un processeur superscalaire
Versandkostenfrei!
Versandfertig in 6-10 Tagen
26,99 €
inkl. MwSt.
PAYBACK Punkte
13 °P sammeln!
Le parallélisme au niveau des instructions est le facteur clé pour améliorer les performances du processeur. L'ILP peut être obtenu dans un processeur superscalaire au niveau de la microarchitecture à l'aide de divers composants tels que la station de réservation, le tampon de réorganisation, la prédication de branche, etc. Cet ouvrage vise à déterminer la taille optimale du tampon de réorganisation pour obtenir un niveau significatif d'ILP. Il détaille le processus permettant de déterminer la taille optimale du tampon de réorganisation à l'aide du simulateur PSATsim. Dans cet o...
Le parallélisme au niveau des instructions est le facteur clé pour améliorer les performances du processeur. L'ILP peut être obtenu dans un processeur superscalaire au niveau de la microarchitecture à l'aide de divers composants tels que la station de réservation, le tampon de réorganisation, la prédication de branche, etc. Cet ouvrage vise à déterminer la taille optimale du tampon de réorganisation pour obtenir un niveau significatif d'ILP. Il détaille le processus permettant de déterminer la taille optimale du tampon de réorganisation à l'aide du simulateur PSATsim. Dans cet ouvrage, M. Mathur a étudié l'effet de différentes structures de station de réservation et de différents types de benchmarks sur le tampon de réorganisation. Sur la base de l'analyse des données de ces mesures, M. Mathur tente enfin d'évaluer la taille la plus favorable du tampon de réorganisation.