
Sistema szhatiq izobrazhenij bez poter' na osnowe VLSI
Versandkostenfrei!
Versandfertig in 6-10 Tagen
29,99 €
inkl. MwSt.
PAYBACK Punkte
15 °P sammeln!
Sistema szhatiq izobrazhenij bez poter' dlq VLSI, osnowannaq na bystrom äffektiwnom uproschennom skorrektirowannom dwoichnom kode i algoritme kodow Golomba-Rajsa, predlozhena dlq szhatiq izobrazhenij bez poter'. Szhatye izobrazheniq preobrazuütsq w dwoichnuü formu i äti fajly wnedrqütsq w Xilinx Platform Studio. Ispol'zuemyj algoritm SABC pozwolqet sokratit' kolichestwo matematicheskih processow i dostich' wysokoj skorosti obrabotki. Algoritm FGRC ispol'zuetsq dlq ustraneniq zawisimosti ot dannyh, chto pozwolqet snizit' wychislitel'nuü moschnost'. Takzhe planiruetsq predwaritel'naq obrab...
Sistema szhatiq izobrazhenij bez poter' dlq VLSI, osnowannaq na bystrom äffektiwnom uproschennom skorrektirowannom dwoichnom kode i algoritme kodow Golomba-Rajsa, predlozhena dlq szhatiq izobrazhenij bez poter'. Szhatye izobrazheniq preobrazuütsq w dwoichnuü formu i äti fajly wnedrqütsq w Xilinx Platform Studio. Ispol'zuemyj algoritm SABC pozwolqet sokratit' kolichestwo matematicheskih processow i dostich' wysokoj skorosti obrabotki. Algoritm FGRC ispol'zuetsq dlq ustraneniq zawisimosti ot dannyh, chto pozwolqet snizit' wychislitel'nuü moschnost'. Takzhe planiruetsq predwaritel'naq obrabotka cwetowoj raznosti dlq powysheniq äffektiwnosti kodirowaniq s pomosch'ü matematicheskogo processa Algoritm SABC na baze VLSI obespechiwaet uspeshnoe reshenie dlq realizacii VLSI dlq processa na urowne pixelej. Proizwoditel'nost' podhoda k szhatiü izobrazhenij na osnowe VLSI analiziruetsq s pomosch'ü takih parametrow, kak signal zatwora, chastota, trebuemye taktowye cikly, moschnost', skorost' obrabotki i wremq. Jetot metod mozhet byt' usowershenstwowan za schet primeneniq nabora Field Programmable Gate Array.