
Optimización del rendimiento en la red en chip
Enfoque de particionamiento de red multinivel
Versandkostenfrei!
Versandfertig in 1-2 Wochen
24,99 €
inkl. MwSt.
PAYBACK Punkte
12 °P sammeln!
La creciente complejidad de los System-on-Chips (SoCs) ha provocado el cuello de botella del sistema debido a problemas de escalabilidad en el sistema de bus. Esto conduce a la disminución del rendimiento de los futuros SoC con circuitos más complejos en su interior. Las redes en chip (NoC) se propusieron como una de las soluciones para superar estos problemas, especialmente en lo que respecta a la comunicación entre las propiedades intelectuales (IP) de un chip. Los fundamentos del diseño de NoC incluyen la selección de topologías de red y, por tanto, es necesario optimizar el rendimien...
La creciente complejidad de los System-on-Chips (SoCs) ha provocado el cuello de botella del sistema debido a problemas de escalabilidad en el sistema de bus. Esto conduce a la disminución del rendimiento de los futuros SoC con circuitos más complejos en su interior. Las redes en chip (NoC) se propusieron como una de las soluciones para superar estos problemas, especialmente en lo que respecta a la comunicación entre las propiedades intelectuales (IP) de un chip. Los fundamentos del diseño de NoC incluyen la selección de topologías de red y, por tanto, es necesario optimizar el rendimiento para garantizar que se aprovechan al máximo las ventajas de la conexión en red. Por lo tanto, se proponen técnicas de particionamiento de redes multinivel para obtener el diseño óptimo de las redes en función de su rendimiento. El rendimiento de una red se mide por su caudal, el tamaño medio de las colas, el tiempo de espera y la pérdida de datos. Esta técnica se aplica en un estudio de caso utilizando la aplicación de vídeo MPEG-4. Se espera que la técnica propuesta mejore el rendimiento de la NoC.