
Optimale Größe des Reorder-Puffers zur Implementierung von ILP in Superscalar
Versandkostenfrei!
Versandfertig in 6-10 Tagen
39,90 €
inkl. MwSt.
PAYBACK Punkte
0 °P sammeln!
Befehlsparallelität ist der Schlüsselfaktor zur Verbesserung der CPU-Leistung. ILP kann in Superscalar-Prozessoren auf Mikroarchitektur-Ebene mit Hilfe verschiedener Komponenten wie Reservierungsstation, Reorder-Puffer, Verzweigungsprädikation usw. erreicht werden. Dieses Buch ist ein Versuch, die bestmögliche Größe des Reorder-Puffers zu finden, um ein signifikantes Maß an ILP zu erreichen. Das Buch beschreibt den Prozess zur Ermittlung der optimalen Größe des Reorder-Puffers unter Verwendung des PSATsim-Simulators. In diesem Buch hat Herr Mathur die Auswirkungen verschiedener Reserv...
Befehlsparallelität ist der Schlüsselfaktor zur Verbesserung der CPU-Leistung. ILP kann in Superscalar-Prozessoren auf Mikroarchitektur-Ebene mit Hilfe verschiedener Komponenten wie Reservierungsstation, Reorder-Puffer, Verzweigungsprädikation usw. erreicht werden. Dieses Buch ist ein Versuch, die bestmögliche Größe des Reorder-Puffers zu finden, um ein signifikantes Maß an ILP zu erreichen. Das Buch beschreibt den Prozess zur Ermittlung der optimalen Größe des Reorder-Puffers unter Verwendung des PSATsim-Simulators. In diesem Buch hat Herr Mathur die Auswirkungen verschiedener Reservierungsstationsstrukturen und verschiedener Benchmark-Typen auf den Reorder-Puffer ausführlich beschrieben. Auf der Grundlage der Datenanalyse dieser Metriken versucht Herr Mathur schließlich, die günstigste Größe des Reorder-Puffers zu ermitteln.