Floating Gate Analogspeicher im Single-Poly UMC 180nm CMOS-Prozess
Jan Pieter Loock
Broschiertes Buch

Floating Gate Analogspeicher im Single-Poly UMC 180nm CMOS-Prozess

für hardware-basierte Neuronale Netze

Versandkostenfrei!
Versandfertig in 6-10 Tagen
61,90 €
inkl. MwSt.
PAYBACK Punkte
0 °P sammeln!
In der vorliegenden Arbeit wird ein Floating Gate Transistor im Single-Poly UMC 0.18mim CMOS-Prozess entwickelt, der zur nichtflüchtigen Speicherung von analogen Spannungswerten in einem hardwarebasierten neuronalen Netz eingesetzt werden kann. Im ersten Teil der Arbeit wird ein Tunnelstrommodell entwickelt, das als Grundlage für den Entwurf einer Speicherzelle, basierend auf einem Floating Gate Transistor, dient. Nachfolgend wird die Implementierung verschiedener Testzellen auf einem Mikrochip in einem Standardprozess, der zur Herstellung der neuronalen Netzwerkchips verwendet werden kann, ...